skip nav
e-spacio
UNED
Biblioteca
Portal revistas UNED
Search Entry
LOGIN
Inicio
Navegar
Cómo publicar
Preguntas Frecuentes
Search Results (All Fields:"Control", Author:"Santiago Emilio Acha Alegre")
Resultados de la Navegación (36)
RSS para este conjunto de resultados
Ordenar resultados por
Título
Descargas de ficheros
Fecha
Fecha de creación
Fecha actualización
Secuencia
Buscar por Relevancia
Asc
Desc
Mostrar resultados
Por defecto
RSS Feed
XML Feed
Fichero Excel
Solo citas
Vista Clásica
Vista galería de imágenes
Exportar a Endnote
HTML Code
Fichero Word
Resultados por página
1
5
10
25
50
100
150
300
500
1000
Refinar
Published Date
2006
(36)
Display Type
Objeto de aprendizaje
(36)
Collection
Set de Objetos de aprendizaje de la UNED
(36)
Set de openaire
(36)
Objetos digitales segundo curso
(36)
(36)
Escuela Técnica Superior de Ingenieros Industriales (ETSII)
(36)
Keywords
Electrónica
(36)
http://udcdata.info/042064
(36)
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)
3.82
325
69
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma MicroCAP 9.0 ó superior)
3.82
342
73
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)
3.82
399
64
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)
3.82
304
57
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma Electronics Workbench 5.1 ó superior)
3.82
422
65
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)
3.82
292
63
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
342
78
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
360
76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
346
52
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
370
90
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)
3.79
389
75
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
339
57
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
330
74
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
314
74
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
375
72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
373
81
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
341
69
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
416
83
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
350
80
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
403
59
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..2 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
405
75
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos (Requiere Plataforma Electronics Workbench 5.1 ó superior)
3.79
409
72
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
388
65
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
341
67
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
308
65
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..2 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
325
57
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..1 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
370
63
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..3 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
371
63
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
283
52
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
375
66
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
344
78
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
299
69
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)
3.79
371
65
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (Requiere Plataforma MicroCAP 9.0 ó superior)
3.79
376
74
Oscilador en puente de Wien con control automático de la ganancia mediante un FET (Requiere Plataforma MicroCAP 9.0 ó superior)
1.40
1040
145
Oscilador en puente de Wien con control automático de la ganancia mediante un FET (Requiere Plataforma OrCAD 9.1 ó superior)
1.40
755
129